Техническая документация
Характеристики
Тип продукции
ИС генератора функций
Тип монтажа
Поверхность
Корпус
QFN
Минимальное напряжение питания
1.71V
Число контактов
24
Максимальная поддерживаемая емкость памяти
3.63V
Минимальная рабочая температура
-40°C
Максимальная рабочая температура
85°C
Ширина
4 mm
Длина
4мм
Материал каски/сварочной маски
0.85мм
Стандарты/одобрения
Нет
Серия
Si5338A
Количество выходов
4
Максимальная частота на выходе
710MHz
Автомобильный стандарт
Нет
Страна происхождения
Taiwan, Province Of China
Информация о товаре
Si5334/35/38 Clock Generators, Silicon Labs
The Silicon Labs Si5334/35/38 are differential and LVCMOS clock generators which provide any rate, any output frequency synthesis. They enable a single device to replace multiple crystal oscillators and fixed-frequency clock generators.
Any combination of output frequencies can be generated with exactly 0 ppm error. Independent signal format and VDDO options provide integrated level translation, supporting LVPECL/LVDS/HCSL/LVCMOS clock generation up to 712.5 MHz with sub 1 ps RMS phase jitter.
Информация о наличии не успела загрузиться
P.O.A.
1
P.O.A.
Информация о наличии не успела загрузиться
1
Техническая документация
Характеристики
Тип продукции
ИС генератора функций
Тип монтажа
Поверхность
Корпус
QFN
Минимальное напряжение питания
1.71V
Число контактов
24
Максимальная поддерживаемая емкость памяти
3.63V
Минимальная рабочая температура
-40°C
Максимальная рабочая температура
85°C
Ширина
4 mm
Длина
4мм
Материал каски/сварочной маски
0.85мм
Стандарты/одобрения
Нет
Серия
Si5338A
Количество выходов
4
Максимальная частота на выходе
710MHz
Автомобильный стандарт
Нет
Страна происхождения
Taiwan, Province Of China
Информация о товаре
Si5334/35/38 Clock Generators, Silicon Labs
The Silicon Labs Si5334/35/38 are differential and LVCMOS clock generators which provide any rate, any output frequency synthesis. They enable a single device to replace multiple crystal oscillators and fixed-frequency clock generators.
Any combination of output frequencies can be generated with exactly 0 ppm error. Independent signal format and VDDO options provide integrated level translation, supporting LVPECL/LVDS/HCSL/LVCMOS clock generation up to 712.5 MHz with sub 1 ps RMS phase jitter.
