Техническая документация
Характеристики
Brand
NexperiaЛогическая функция
Буфер, драйвер линии
Тип монтажа
Поверхностный монтаж
Вход триггера Шмитта
Нет
Тип корпуса
SOIC
Число контактов
14
Семейство логических элементов
HC
Тип входа
Односторонний
Максимальное рабочее напряжение питания
6 В
Максимальный выходной ток высокого уровня
-7.8mA
Максимальное время задержки распространения при максимальной CL
100 ns @ 2 V
Минимальное рабочее напряжение питания
2 В
Максимальный выходной ток низкого уровня
7.8mA
Размеры
8.75 x 4 x 1.45мм
Ширина
4мм
Высота
1.45мм
Состояние проверки задержки распространения
50пФ
Минимальная рабочая температура
-40 °C
Длина
8.75мм
Тип выхода
С тремя состояниями
Максимальная рабочая температура
+125 °C
Информация о товаре
74HC Family Inverters & Buffers, Nexperia
A range of NXP Inverters and Buffers from the 74HC Family of CMOS Logic ICs. The 74HC Family use silicon gate CMOS technology to achieve operating speeds similar to the LSTTL family but with the low power consumption of standard CMOS integrated circuits.
74HC Family
P.O.A.
1
P.O.A.
Информация о наличии не успела загрузиться
1
Информация о наличии не успела загрузиться
Техническая документация
Характеристики
Brand
NexperiaЛогическая функция
Буфер, драйвер линии
Тип монтажа
Поверхностный монтаж
Вход триггера Шмитта
Нет
Тип корпуса
SOIC
Число контактов
14
Семейство логических элементов
HC
Тип входа
Односторонний
Максимальное рабочее напряжение питания
6 В
Максимальный выходной ток высокого уровня
-7.8mA
Максимальное время задержки распространения при максимальной CL
100 ns @ 2 V
Минимальное рабочее напряжение питания
2 В
Максимальный выходной ток низкого уровня
7.8mA
Размеры
8.75 x 4 x 1.45мм
Ширина
4мм
Высота
1.45мм
Состояние проверки задержки распространения
50пФ
Минимальная рабочая температура
-40 °C
Длина
8.75мм
Тип выхода
С тремя состояниями
Максимальная рабочая температура
+125 °C
Информация о товаре
74HC Family Inverters & Buffers, Nexperia
A range of NXP Inverters and Buffers from the 74HC Family of CMOS Logic ICs. The 74HC Family use silicon gate CMOS technology to achieve operating speeds similar to the LSTTL family but with the low power consumption of standard CMOS integrated circuits.
