Техническая документация
Характеристики
Тип монтажа
Поверхностный монтаж
Тип корпуса
TDFN
Число контактов
10
Размеры
3 x 3 x 0.75мм
Длина
3мм
Ширина
3мм
Высота
0.75мм
Максимальное рабочее напряжение питания
3,46 В (расширенный), 3,63 В (промышленный)
Минимальная рабочая температура
-40 °C
Максимальная рабочая температура
+85 °C
Минимальное рабочее напряжение питания
2,97 В (промышленный), 3,13 В (расширенный)
Максимальная частота на выходе
100МГц
Страна происхождения
Taiwan, Province Of China
Информация о товаре
Si521xx PCIe Clock Generators, Silicon Labs
The Silicon Labs Si521xx PCI-Express clock generators feature low-power push-pull output buffer technology reducing the external terminating resistors and enabling smaller packaging.
To increase performance they support programmable drive strength, rise/fall times, output impedance and down spread spectrum clock generation is also supported.
The devices support the standard PCIe HCSL signalling format and can be externally terminated to support LVPECL, LVDS or CML levels.
Информация о наличии не успела загрузиться
Пожалуйста, перезагрузите страницу (ctrl+F5)
P.O.A.
5
P.O.A.
5
Техническая документация
Характеристики
Тип монтажа
Поверхностный монтаж
Тип корпуса
TDFN
Число контактов
10
Размеры
3 x 3 x 0.75мм
Длина
3мм
Ширина
3мм
Высота
0.75мм
Максимальное рабочее напряжение питания
3,46 В (расширенный), 3,63 В (промышленный)
Минимальная рабочая температура
-40 °C
Максимальная рабочая температура
+85 °C
Минимальное рабочее напряжение питания
2,97 В (промышленный), 3,13 В (расширенный)
Максимальная частота на выходе
100МГц
Страна происхождения
Taiwan, Province Of China
Информация о товаре
Si521xx PCIe Clock Generators, Silicon Labs
The Silicon Labs Si521xx PCI-Express clock generators feature low-power push-pull output buffer technology reducing the external terminating resistors and enabling smaller packaging.
To increase performance they support programmable drive strength, rise/fall times, output impedance and down spread spectrum clock generation is also supported.
The devices support the standard PCIe HCSL signalling format and can be externally terminated to support LVPECL, LVDS or CML levels.