Техническая документация
Характеристики
Brand
NexperiaЛогическая функция
И-НЕ
Тип монтажа
Поверхностный монтаж
Количество элементов
3
Количество входов на шлюз
3
Вход триггера Шмитта
Нет
Тип корпуса
SOIC
Число контактов
14
Семейство логических элементов
HC
Максимальное рабочее напряжение питания
6 В
Максимальный выходной ток высокого уровня
-5.2mA
Максимальное время задержки распространения при максимальной CL
16 ns @ 6 V, 19 ns @ 4.5 V, 95 ns @ 2 V
Минимальное рабочее напряжение питания
2 В
Максимальный выходной ток низкого уровня
5.2mA
Высота
1.45мм
Ширина
4мм
Минимальная рабочая температура
-40 °C
Размеры
8.75 x 4 x 1.45мм
Максимальная рабочая температура
+125 °C
Состояние проверки задержки распространения
50пФ
Длина
8.75мм
Информация о товаре
74HC Family Logic Gates, Nexperia
A range of NXP standard Logic Gates from the 74HC Family of CMOS Logic ICs. The 74HC Family use silicon gate CMOS technology to achieve operating speeds similar to the LSTTL family but with the low power consumption of standard CMOS integrated circuits.
74HC Family
Информация о наличии не успела загрузиться
Пожалуйста, перезагрузите страницу (ctrl+F5)
P.O.A.
57
P.O.A.
57
Техническая документация
Характеристики
Brand
NexperiaЛогическая функция
И-НЕ
Тип монтажа
Поверхностный монтаж
Количество элементов
3
Количество входов на шлюз
3
Вход триггера Шмитта
Нет
Тип корпуса
SOIC
Число контактов
14
Семейство логических элементов
HC
Максимальное рабочее напряжение питания
6 В
Максимальный выходной ток высокого уровня
-5.2mA
Максимальное время задержки распространения при максимальной CL
16 ns @ 6 V, 19 ns @ 4.5 V, 95 ns @ 2 V
Минимальное рабочее напряжение питания
2 В
Максимальный выходной ток низкого уровня
5.2mA
Высота
1.45мм
Ширина
4мм
Минимальная рабочая температура
-40 °C
Размеры
8.75 x 4 x 1.45мм
Максимальная рабочая температура
+125 °C
Состояние проверки задержки распространения
50пФ
Длина
8.75мм
Информация о товаре
74HC Family Logic Gates, Nexperia
A range of NXP standard Logic Gates from the 74HC Family of CMOS Logic ICs. The 74HC Family use silicon gate CMOS technology to achieve operating speeds similar to the LSTTL family but with the low power consumption of standard CMOS integrated circuits.